語系:
繁體中文
English
說明(常見問題)
登入
回首頁
切換:
標籤
|
MARC模式
|
ISBD
新型CMOS參考電壓電路設計 = = New CMOS Referenc...
~
許景翔
新型CMOS參考電壓電路設計 = = New CMOS Reference Voltage Circuits Design /
紀錄類型:
書目-語言資料,印刷品 : Monograph/item
正題名/作者:
新型CMOS參考電壓電路設計 =/ 許景翔.
其他題名:
New CMOS Reference Voltage Circuits Design /
其他題名:
New CMOS Reference Voltage Circuits Design.
作者:
許景翔
出版者:
雲林縣 :國立虎尾科技大學 , : 民113.07.,
面頁冊數:
[14], 154面 :圖, 表 ; : 30公分.;
附註:
指導教授: 劉偉行.
標題:
溫度係數. -
電子資源:
電子資源
新型CMOS參考電壓電路設計 = = New CMOS Reference Voltage Circuits Design /
許景翔
新型CMOS參考電壓電路設計 =
New CMOS Reference Voltage Circuits Design /New CMOS Reference Voltage Circuits Design.許景翔. - 初版. - 雲林縣 :國立虎尾科技大學 ,民113.07. - [14], 154面 :圖, 表 ;30公分.
指導教授: 劉偉行.
碩士論文--國立虎尾科技大學電子工程系碩士班.
含參考書目.
本論文主要提出兩種差動模式BiCMOS參考電壓電路及一種單端輸出BiCMOS參考電壓電路。第一種電路是利用單顆BJT本身負溫度係數特性以及MOSFET臨界電壓所產生負溫度係數;第二種電路是利用BJT模組之基射極接面電壓差來產生正溫度係數以及單顆BJT本身負溫度係數特性而產生。第三種電路則是利用MOSFET模組偏壓於弱反轉區而產生的正溫度係數特性以及MOSFET臨界電壓所產生負溫度係數。以上三種不同類型的電路,主要是將二種溫度係數以適當的權重比相互抵銷,而產生出零溫度係數特性之參考電壓,再依照不同電路來使用不同的電路元件以及使用不同的製程參數來去實現電路,使電路輸出不受溫度變化所影響。 本論文提出的所有電路使用二種不同的製程,分別是TSMC 0.35微米以及TSMC 0.18微米製程參數來實作晶片,更利用二種不同電路軟體,分別是HSPICE和Virtuoso ADE (Analog Design Environment)來做佈局前/後模擬,並且下線製作。佈局前/後模擬結果都與理論相符,證明了電路的可行性。本論文提出之參考電壓電路主要是降低電源電壓變動對輸出電壓產生的影響,觀察±0.1V時的輸出電壓變化,且電路皆不需要使用運算放大器,電路架構簡單,使用最少的晶片面積以節省製造成本。本論文提出之參考電壓電路可應用於各種電路設計。.
(平裝)Subjects--Topical Terms:
996274
溫度係數.
新型CMOS參考電壓電路設計 = = New CMOS Reference Voltage Circuits Design /
LDR
:04224cam a2200229 i 4500
001
1129713
008
241015s2024 ch ak erm 000 0 chi d
035
$a
(THES)112NYPI0428008
040
$a
NFU
$b
chi
$b
eng
084
$a
008.160M
$b
0868 113
$2
ncsclt
100
1
$a
許景翔
$e
譯.
$3
928197
245
1 0
$a
新型CMOS參考電壓電路設計 =
$b
New CMOS Reference Voltage Circuits Design /
$c
許景翔.
246
1 1
$a
New CMOS Reference Voltage Circuits Design.
250
$a
初版.
260
#
$a
雲林縣 :
$b
國立虎尾科技大學 ,
$c
民113.07.
300
$a
[14], 154面 :
$b
圖, 表 ;
$c
30公分.
500
$a
指導教授: 劉偉行.
500
$a
學年度: 112.
502
$a
碩士論文--國立虎尾科技大學電子工程系碩士班.
504
$a
含參考書目.
520
3
$a
本論文主要提出兩種差動模式BiCMOS參考電壓電路及一種單端輸出BiCMOS參考電壓電路。第一種電路是利用單顆BJT本身負溫度係數特性以及MOSFET臨界電壓所產生負溫度係數;第二種電路是利用BJT模組之基射極接面電壓差來產生正溫度係數以及單顆BJT本身負溫度係數特性而產生。第三種電路則是利用MOSFET模組偏壓於弱反轉區而產生的正溫度係數特性以及MOSFET臨界電壓所產生負溫度係數。以上三種不同類型的電路,主要是將二種溫度係數以適當的權重比相互抵銷,而產生出零溫度係數特性之參考電壓,再依照不同電路來使用不同的電路元件以及使用不同的製程參數來去實現電路,使電路輸出不受溫度變化所影響。 本論文提出的所有電路使用二種不同的製程,分別是TSMC 0.35微米以及TSMC 0.18微米製程參數來實作晶片,更利用二種不同電路軟體,分別是HSPICE和Virtuoso ADE (Analog Design Environment)來做佈局前/後模擬,並且下線製作。佈局前/後模擬結果都與理論相符,證明了電路的可行性。本論文提出之參考電壓電路主要是降低電源電壓變動對輸出電壓產生的影響,觀察±0.1V時的輸出電壓變化,且電路皆不需要使用運算放大器,電路架構簡單,使用最少的晶片面積以節省製造成本。本論文提出之參考電壓電路可應用於各種電路設計。.
520
3
$a
Two improved differential mode BiCMOS reference voltage circuits and one improved single-end output reference voltage circuit have been proposed in this thesis. The first circuit utilizes the negative temperature coefficient characteristics of a single BJT and the negative temperature coefficient generated from the MOSFET threshold voltage. The second circuit includes a positive temperature coefficient module which is given from the voltage difference at base-emitter junctions of BJT module. In addition, the negative temperature coefficient characteristics is obtained from a single BJT. The positive temperature coefficient characteristics of the third circuit is from a MOSFET module biasing in the weak-inversion region and the negative temperature coefficient is from the MOSFET threshold voltage. The major objective of designing these three circuits is to balance the positive and negative temperature coefficients with appropriate weight ratios, therefore a reference voltage with zero temperature coefficient can be reached. All of the circuits proposed in this thesis use two different processes parameters, which are TSMC 0.35μm and TSMC 0.18μm, for chip implementation and also use two different circuit software program, HSPICE and Virtuoso ADE (Analog Design Environment), to perform pre-layout and post-layout simulations. After that, all the proposed circuits have been tested. Both pre-layout and post-layout simulation results are consistent with the design theory which prove the feasibility of the circuits. The reference voltage circuit proposed in this thesis also reduce the impact of power supply voltage variations on the output voltage. All of the proposed circuits do not need any operational amplifiers. Hence the circuit structure is simple and uses less chip area to save manufacturing costs. The reference voltage circuit proposed in this thesis can be applied to different circuit designs..
563
$a
(平裝)
650
# 4
$a
溫度係數.
$3
996274
650
# 4
$a
參考電壓.
$3
996275
650
# 4
$a
差動模式.
$3
996276
650
# 4
$a
單端輸出.
$3
1451673
650
# 4
$a
弱反轉區.
$3
996279
650
# 4
$a
temperature-coefficient.
$3
1127679
650
# 4
$a
reference voltage.
$3
996270
650
# 4
$a
differential mode.
$3
996271
650
# 4
$a
single-end output.
$3
1451674
650
# 4
$a
weak-inversion region.
$3
1419280
856
7 #
$u
https://handle.ncl.edu.tw/11296/43c4m5
$z
電子資源
$2
http
筆 0 讀者評論
全部
圖書館B1F 博碩士論文專區
館藏
1 筆 • 頁數 1 •
1
條碼號
典藏地名稱
館藏流通類別
資料類型
索書號
使用類型
借閱狀態
預約狀態
備註欄
附件
T013283
圖書館B1F 博碩士論文專區
不流通(NON_CIR)
碩士論文(TM)
TM 008.160M 0868 113
一般使用(Normal)
在架
0
1 筆 • 頁數 1 •
1
多媒體
評論
新增評論
分享你的心得
Export
取書館別
處理中
...
變更密碼[密碼必須為2種組合(英文和數字)及長度為10碼以上]
登入